恐らくだけどメモリとチップセット
それと何よりリングバスがドカっと増えてるのが大きいと思われ
リングバスは誤解されやすいけど輪っかにストップを付けてるんじゃなく、ストップというかポイント同士のシンプレックスをリング状に接続する事でトポロジを形成してる
仮にどっか一個のコアだけに負荷を掛けたとすると、LLCもぶら下がってる関係上全バスを活性化させなければコヒーレンシの維持とレイテンシで板挟みになる

コレが有るから中々使われない
だけどLLC迄を通常のトポロジに改めた上でIMCとCCXのようなコアブロック、それにIFを繋ぐ程度であればこの問題は無い
でもそれって普通のクロスバで良くね?(イマココ)